蓝盟IT外包,欧盟致力于惠普的RISC-V芯片

发布者:上海IT外包来源:http://www.lanmon.net点击数:1469

蓝盟IT小贴士,来喽!

通用处理器(GPP  )的初始设计称为Rhea,在线会议中描述了72个ARM  Zeus处理器。
法国超级计算机制造商Atos是通用处理器(GPP  )流的主要合作伙伴,与SiPearl合作。 他们定义了Rhea的体系结构规范,现在有29个核心,使用RISC-V开放指令集体系结构,在模拟而不是硅上处于RTL级别。 该设计旨在用于2023年的超级计算机设计中。
在该项目中,他说:“SiPearl使用29个RISC-V核心设计Rhea所使用的arm  Neo  V1体系结构为HPC  APP应用提供了有效、可扩展性和可定制的解决方案。” “体系结构的确定是根据联合设计的方法,通过分析高级知识产权(IP  )块的性能做出的。
SiPearl还优化了可扩展的片上网络(NoC  ),以实现内核、加速器、I/o和共享内存资源之间的高带宽数据传输。 ”
“我为自己利用由欧洲大学和业界领袖独家打造和部署的尖端技术和IP成功设计出强大的GPP而感到自豪。 我们确信,很快就能证明这个GPP在实现欧洲百亿级计算机方面发挥了重要的作用。 Atos的串流负责人Emmanuel  Ego说:“这是全球期待的HPC领域的下一个突破。”
“随着Rhea处理器的推出,我们将为确保欧洲在个性化医疗、气候建模、能源管理等HPC  APP领域的主权做出贡献。 ”si  pearl的创始人兼首席执行官飞利浦诺顿说。
对于GPP的性能来说,存储器控制器是最重要的IP之一。 为了评估体系结构的选择,CEA开发了一个带有特定设备的完整仿真平台,分析了驱动高带宽HBM2E存储器的控制器的效率。 该平台对所有内存命令和数据进行解码和跟踪,从而有效地分析内存设备接口。 HBM2E子系统使用不同流形状的多个随机模式和指令模式进行模拟,并使用所有控制器功能来维持HBM2E的效率。
该流还设计了许多先进的嵌入式安全功能和关键技术。 其中包括由认证run开发的独立安全管理系统(SMS  )安全IP,为HPC和边缘处理器提供高级通用标准认证的主权安全IP。比萨大学为一组加密IP  (称为“Crypto  Tile”)做出了贡献,并通过SiPearl整合到了Rhea  GPP中。 因此,硬件安全模块为高端对称、具有9种加密模式的AES、非对称、ECC、ECDSA、ECIES、ECDH和散列(SHA2/SHA3)加密提供了完整的安全性
Crypto  Tile包括安全密钥的存储和安全IP设置、侧通道攻击保护、trng  (真号码生成、Linux内核驱动程序支持、最大安全级别) 通过用于DMA和Arm或RISC-V可编程内核的基于AXI4的接口提高了加密吞吐量。 通过对诸如Crystals  Kyber和Dilithium等Lattice算法的实时实现,还提供了对后量化加密的支持。
欧洲处理器加速器(EPAC  )测试芯片的概念验证使用开源指令集体系结构) ISA  ),以确保不受专有许可和出口限制的影响,从而扩展了RISC-V生态系统,并实现了LLL
EPAC系统和FPGA软件开发工具利用Linux操作系统,为社区提供常见的开源HPC包的附加功能,如修补程序、设备驱动程序、OpenMP和MPI。 另外,模板/张量加速器(STX  )等硬件部分是以PULP平台为中心,采用获得许可的开源方法开发的。
“EPI的加速器流有力地证明了RISC-V矢量方法有可能改变高性能计算领域,欧洲设计的体系结构可以以低功耗的预算提供高性能。” “这项工作也体现了欧洲开放科学与合作的传统。 欧洲各地的伙伴合作,实现了单一组织无法实现的目标。 通过与开源技术和项目的合作,EPAC流帮助扩展了RISC-V生态系统,使该技术今后可以在越来越多的APP上运行。 ”
BSC和UNIZG设计的EPAC向量处理单元(VPU  ),是可以使用RISC-V长向量架构进行高性能计算的方法,以低功耗的预算提供高性能,将来可以扩大规模矢量单元由semi动态矢量专用的Avispado  RISC-V内核和用于节能处理的Gazzillion  Misses技术驱动。
苏黎世联邦理工学院和夫琅和费设计的专用、灵活的基于RISC-V的内核模板和张量加速器(STX  )利用模板处理单元,为机器学习和模板工作负载提供了出色的能效和编程
另一方面,CEA设计的可变精度加速器(VRP  )提高了多物理场仿真等科学高性能计算APP的效率和可靠性。
EPAC测试芯片还包括由FORTH和CHALMERS设计的多个分布式共享L2缓存和一致性家庭节点(L2HN  ),在针对矢量处理单元的高带宽要求进行优化的同时,还进行了多核编程。
所有处理单元和共享的L2HN组通过高速NoC进行模块化连接,可以进行系统的扩展。 该测试芯片还包括先进的SERDES技术,能够与超高带宽的关断芯片进行芯片间通信。 NoC和SERDES都是由Extoll设计的。
用于测试EPAC测试芯片的子板(PCB  )是由E4计算机工程设计和开发的。
在汽车微控制器领导者英飞凌的协助下,Automotive  Stream与汽车定制的小型通用处理器相结合,以经济、经济、功能安全的方式满足未来汽车计算能力的增长
文/上海蓝盟  IT外包专家
IT外包
>
400-635-8089
立即
咨询
电话咨询
服务热线
400-635-8089
微信咨询
微信咨询
微信咨询
公众号
公众号
公众号
返回顶部